- 1、本文档共7页,可阅读全部内容。
- 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
全桥ZVS控制PWM改进型ISL6754
ISL6754比ISL6752增加了四个引脚,加入了许多更优秀的功能。用于大功率控制电路
作PWM-IC。同样,它驱动高边MOS在各50%占空比这下工作,而两个低边MOS采用后
沿调制并可调节谐振开关的延迟。
ISL6754比ISL6752增加了软启动功能端(SS),平均电流信号可以用于平均电流限制,电
流均衡控制,及平均电流型控制的PWM。此外ISL6754也可以支持电压型控制,它控制二
次侧的同步整流时可以更好地做到ZVS模式。
ISL6754有更准确的死区时间和谐振延迟控制,振荡器最高到2MHZ,此外,多脉冲抑
制可以确保两交替输出的脉冲正常进入跳周期模式工作,此为降低空载功耗。
主要特点列出如下:
*调节谐振延迟,确保ZVS开关。
*同步整流驱动可调延迟。
*可以电压型,也可以电流型控制。
*3%的限流阀值。
*可调平均电流限制。
*可调死区时间控制。
*175uA的起动电流。
*VCC供电的UVLO保护。
*可高达2MHZ的工作频率。
*芯片过热保护。
*振荡器锯齿波输出缓冲器。
*最快速电流检测。
*逐个周期式限流保护。
*70ns的前沿消隐。(电流型)
*多脉冲抑制。
ISL6754内部电路框图如图1,典型应用电路如图2。
图1ISL6754内部等效方框电路
图2ISL6754基本应用电路
各引脚功能如下:
*VDDIC供电端,加旁路电容到GND。用瓷介电容紧靠VDD和GND。
*GNDIC公共端,信号地,功率地采用一个端子。由于在高峰值电流及高频工作台,
必须要一个低阻抗布局接地线尽量短。
*VREF5V基准电压端。有3%的偏差。要用0.12.2uF的瓷电容旁路。
*CT振荡器定时电容端。外接于此端到GND,由内部200uA电流源充电,放电速率
由RTD电阻决定。
*RTD振荡器定时电容放电电阻,接于此端到地。决定CT电流放电幅度,最小为20*
电阻电流。PWM死区由定时电容放电时间给出。RTD电压通常为2V。
*CS此输入送到过流比较器,过流比较器阀值定为1V,CS端短路到地时将终止PWM
输出,取决于检测源阻抗,输入电阻可给内部时钟和外部功率开关这间加入延迟,此延迟结
果令CS开始在功率开关判断之前放电。
*RAMP这是给PWM比较器的锯齿波输入。RAMP端短路到地时终止PWM信号,
一个锯齿电压波形在上端送入,对电流型控制此端接到CS作为电流环的反馈信号。加到两
者输入,对于电压型控制,振荡器的锯齿波可以经缓冲并用来产生合适的信号。RAMP可
通过RC网络接到电压前馈控制,或接到VREF,产生出所需要的波形。
*OUTUL和OUTUR为桥路左上,右上驱动信号输出,它们以各50%占空比工作。
RESDEL设置谐振延迟周期。此为上部MOS和底部MOS开启之间的延迟,加到RESDEL
的电压决定高边MOS开关相对低边MOS开关开启时的延迟,改变控制电压从0V2V,谐
振延迟则从0100%。控制电压由两个现有等于谐振延迟的死区时间分压,实际上最大谐
振延迟必须设在低于2V处,以确保低边MOS在最大占空比时关断时间要高于高边MOS。
*OUTLL和OUTLR这两个输出控制低边MOS作脉冲宽度调制两者交替开关。
OUTLLN和OUTLRN这两个是与PWM桥控低边MOS驱动互补信号,适于控制二次侧
同步整流,每个输出之间的相位关系由加到VADJ的电压控制。
*VADJ为从0V5V的控制电压加到此端。它控制OUTLL和OUTLLN之间的相对
延迟,以确保OUTLL,OUTLR与OUTLLN,OUTLRN之间的相位调节。在2.425V时,
OUTLLN先于OUTLL。在2.575V时OUTLLN滞后于OUTLL。2.5V+/-75m
您可能关注的文档
- 八年级英语上册笔记(全部).pdf
- 施工方案的设计概况怎么写.pdf
- 环境影响评价和污染场地调查评估研究的区别.pdf
- 统编版高中选择性必修上《论语十二章》《大学之道》《老子》理解性默写.pdf
- 初一语文期末考试试卷.pdf
- 一年级家长评语.pdf
- 加工中心操作说明书.pdf
- 岳阳市桃林二中2022年高考状元.pdf
- 广东省高等学校讲师、助理研究员资格条件.pdf
- 一年级家长会语文教师发言稿(精选13篇).pdf
- 精神病医院10月护理三基考试卷含答案.doc
- 卫生统计学测试题(含答案).doc
- 江苏省江阴市某校2024-2025学年高三上学期10月学情调研物理试题(解析版).docx
- 广西玉林市玉州区2024-2025学年七年级上学期期中教育监测与评价数学试题(解析版).docx
- 数学学案:实数指数幂及其运算().docx
- 河北省沧州市东光县五校联考2024-2025学年八年级上学期期中地理试题(解析版).docx
- 河北省邯郸市第十三中学2024-2025学年九年级上学期十一月月考物理试题(解析版).docx
- 河南省南阳市宛城区2023-2024学年七年级上学期期中生物学试题(解析版).docx
- 河南省金太阳联考2024-2025学年高三上学期11月期中地理试题(解析版).docx
- 数学试题九上第二次定时作业.pdf
文档评论(0)