数字电子技术 课件 第5章 触发器.pptx

数字电子技术 课件 第5章 触发器.pptx

  1. 1、本文档共89页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多

;第5章触发器;知识图谱;5.1概述;5.1概述;5.1概述;1.什么是触发器?;5.2基本RS触发器;5.2基本RS触发器;5.2基本RS触发器;5.2基本RS触发器;5.2基本RS触发器;特性表;;状态转移图(状态图);激励表(也称驱动表);初态为0,故保持为0。;;电路组成和工作原理;基本RS触发器的特点;基本RS触发器的两种形式;1.如果基本RS触发器由两个与非门组成,R、S输入端加上什么电平时触发器出现不定状态?;SynchronousFlip-Flop;Q;2.同步RS触发器的特性表与特性方程;对于同步RS触发器,当CP=1的全部时间里S和R状态的改变都将直接

引起输出端状态的变化。RS信号对Q端状态的控制必须通过CP来实现,

这就是同步RS触发器的动作特点。;4.同步RS触发器存在的问题——空翻现象;0;;;1.电路结构及工作原理;2.逻辑符号和逻辑功能;1)时钟电平控制,无约束问题

在CP=1期间,若D=1,则Qn+1=1;若D=0,则Qn+1=0,即根据输入信号D取值不同,触发器既可以置1,也可以置0。

由于电路是在同步RS触发器基础上经过改进得到的,所以约束问题不存在。

2)CP=1时跟随,下降沿到来时才锁存

CP=1期间,输出端随输入端的变化而变化;只有当CP脉冲下降沿到来时才锁存,锁存的内容是CP下降沿瞬间D的值。;;波形图;5-4试对应输入波形画出下图中Q端波形(设触发器初始状态为0)。;同步触发器的特点;1.同步触发器的特点是什么?;Q从;综上所述,主从触发器状态只能在

CP时刻发生翻转,其它时刻则保持

不变.至于状态如何翻转,则由CP

之前最后的输入信号值决定。;5-5在主从RS触发器的电路中,若CP、S和R的电压波形如图所示,

试画出Q端的电压波形。设Q的初始状态为0。;1.电路结构;0;1;1;0;;0;0;;;5.4主从触发器;CP高电平时F主状态由J、K决定,F从状态不变。;;功能表;3.主从JK触发器的一次翻转(一次变化)现象;5-6如图所示,设主从JK触发器的初态为0,试画出它的波形。;4.主从JK触发器的异步输入端;;次态(特性)方程:;例:画出钟控T触发器的输出波形;2.T′触发器;动作特点:;1.异步置1端和置0端对主从JK触发器起着什么作用?;5.5边沿触发的触发器;基本RS触发器;;;D触发器状态表;例:上???沿触发D触发器工作波形图;5-8维持—阻塞D触发器如图(b)所示,设初始状态为0,已知输入D的波形图如图所示,画出输出Q的波形图。;;CMOS边沿触发器特性表;对CP上升沿敏感的边沿触发器;思考回答;5.6各种触发器功能的比较与转换;触发器五种电路结构的比较;触发器五种逻辑功能的比较;触发器的触发方式

电平触发方式:高、低电平触发;JK和D的产品较普遍,只介绍如何将D或JK转换成

其它的类型。

注:变的是逻辑功能,不变的是触发方式。;;(3)JK转换成RS;2.D转换成JK、T、RS;(4)D转换成RS;1.归纳基本RS触发器、同步触发器、主从触发器和边沿触发器触发翻转的特点。;5.7应用案例;本章小结;本章小结;

文档评论(0)

xiaobao + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档