电工学第15章 触发器和时序逻辑电路.ppt

电工学第15章 触发器和时序逻辑电路.ppt

此“教育”领域文档为创作者个人分享资料,不作为权威性指导和指引,仅供参考
  1. 1、本文档共65页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多

第15章触发器和时序逻辑电路;集成触发器是组成时序逻辑电路的根本部件。;触发器分为:RS触发器、D触发器、JK触发器和T触发器。;Q;&

G2;&

G2;&

G2;SD;SD;CSRQn+1;C;2负边沿触发的JK触发器;(1)接收输入信号的过程

CP=1时,主触发器被打开,可以接收输入信号J、K,其输出状态由输入信号的状态决定;但由于CP=0,从触发器被封锁,无论主触发器的输出状态如何变化,对从触发器均无影响,即触发器的输出状态保持不变。;〔2〕输出信号变化的过程

当CP下降沿到来时,即CP由1变为0时,主触发器被封锁,无论输入信号如何变化,对主触发器均无影响,即在CP=1期间接收的内容被主触发器存储起来。同时,由于CP由0变为1,从触发器被翻开,可以接收由主触发器送来的信号,触发器的输出状态由主触发器的输出状态决定。在CP=0期间,由于主触发器保持状态不变,因此受其控制的从触发器的状态也即Q、Q的值当然不可能改变。;逻辑功能分析;置0功能;置1功能;翻转功能;;符号;Q;集成JK触发器74LS112的引脚排列图;在双稳态触发器中,除了RS触发器和JK触发器外,根据电路结构和工作原理的不同,还有众多具有不同逻辑功能的触发器。根据实际需要,可将某种逻辑功能的触发器经过改接或附加一些门电路后,转换为另一种逻辑功能的触发器。D触发器就是这样得到的。;管脚排列图;CP;T触发器具有保持和翻转两种功能。如果让T触发器的输入恒为1,那么T触发器就成为T′触发器,显然,T′触发器只具有翻转一种功能。;15.2时序逻辑电路;时序逻辑电路的特点:

时序逻辑电路是由触发器和组合逻辑电路组成的。;15.2.1存放器;由D触发器构成的四位数码存放器;QJ

F3

Q;双向移位存放器;集成双向

移位存放器

74LS194;15.2.2计数器;CP;计数工作波形图:;用上升沿触发的D触发器构成的4位异步二进制加法计数器及其波形图;3位异步二进制减法计数器;同步四位二进制加法计数器;输入输出逻辑状态对应关系表;同步十进制计数器;驱动方程;异步十进制加法计数器;4位集成同步二进制加法计数器74LS161;用集成计数器构成N进制计数器的方法:利用清零端或置数端,让电路跳过某些状态来获得N进制计数器。;

分析电路的组成;;分析图示时序逻辑电路的功能。〔设初始状态Q2Q1Q0=011〕;15.3应用举例;VA;2/3UCC;MonostableMultivibrator(One-shot)

AstableMultivibrator(Oscilator);MonostableMultivibrator(One-shot)Operation;;(grand);MonostableMultivibrator(One-shot)Operation;ui;UCC;4;.;ExampleofMonostableMultivibrator:

Thelampforashorttime;uo;9位数字密码锁电路;;带数字显示七路抢答器;本章要点

1、掌握RS触发器、JK触发器和D触发器的逻辑功能。

2、理解存放器和移位存放器的工作原理。

3、理解二进制计数器和二——十进制计数器的工作原理。

4、了解集成定时器的工作原理,了解用集成定时器组成的单稳态触发器和多谐振荡器的工作原理。

文档评论(0)

mend45 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档