带隙基准设计.pdf

  1. 1、本文档共8页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多

带隙基准参数设计

基准源核心电路参数设计

首先,考虑两个三极管发射极面积之比N的选取。

由上述公式可知:N值越大,则R/R的比例就越小,从而可以减小电阻的版图面积。

23

但是N值越大,也会导致三极管的静态电流增大。折中选取N=8,这样版图可以采用中心

对称布局,有利于减少匹配误差。

假设选取的工艺下的三极管的电流大于1uA时,V的输出曲线较为平滑。从节省功耗

BE

的角度,假定流过三极管集电极的电流为1uA。

由上述公式可知,当N=8、IR3=1uA、T=300K时,计算得:

考虑到R和R的数值数倍于R,则电阻值太大,消耗版图面积太大。因此,作为折

123

中,选取R为10K,电流值为5uA左右。

3

确定了以上参数后,考虑一阶补偿时R的取值。

2

对上述公式在T处求导可得:

0

令上式为零,即进行一阶补偿,可得:

化简得:

代入参数,V=1.205V,查图可知V在5uA的偏执电流下约为716mV,300K温度下

G0EB1

V=26mV,r=3.2,a=1(三极管的偏置电流为PTAT),N=8,计算得:

T0

为了产生600mV的输出电压,需要调整R的值。

4

由上式可以推出:

在T=300K条件下代入各值,求得R=48.5K。考虑到各个电阻阻值偏大,故将各电阻设为

4

高阻多晶型。然而,高阻多晶虽然有很高的方阻,但是工艺稳定性不太好,故后期的Trimming

工序是必不可少的。

最后,确定电流镜的尺寸。采用适当偏小的宽长比,可以提高电流镜的过驱动电压,进

而可以减小电流镜阈值电压失配所带来的影响。另外,沟道长度调制效应也是一个重要影响

因素,考虑到低压应用不能使用Cascode结构,可以增大器件的栅长来减小沟道长度调制效

应的影响。但是过大的沟道长度会导致版图的面积的增加,需要在性能和版图面积之间做出

折中。经过计算与迭代仿真,选取M、M和M的宽长比为10um/1um。注意电流镜的版

123

图设计中需采用中心对称布局以减小误差。

综上,通过理论分析,确定带隙核心电路的器件参数为:

运算放大器设计

运放的性能对带隙的性能有着直接的影响。其中,最重要的影响因素是运放的失调。运

放的失调包括系统失调和随机失调。所谓系统失调是指由电路结构本身的不对称引起的失调;

而随机失调是指在工艺制作过程中引入的不对称和芯片封装应力引入的失调。与囊的系统失

调在电路仿真阶段就能够体现出来,而随机失调是无法通过仿真计算的。

不管怎样,系统误差和随机误差,设计过程中应尽可能的考虑。虽然随机误差是不可避免的,

但是通过合理的版图设计与电路结构的选取能有效的降低运放失调电压的值。具体方法如下:

1、采用消失调技术。由于消失调技术一般都是分时使用,需要有时钟信号,因此这种方法

的应用受到一定的限制。

2、采用大尺寸器件并仔细选择版图的布局使得失调最小。在版图布局中尽量采用交叉对称、

质心布局等方法。

3、增大VlnN项,从而减小V的权重和影响。

TOS

接下分析运放的增益对带隙输出的影响,其重要可以分为两个方面:

一、开环增益有限对基准输出的绝对值的影响。开环增益有限也使V

文档评论(0)

151****6399 + 关注
实名认证
内容提供者

大专毕业生

1亿VIP精品文档

相关文档