verilog八位十进制计数器实验报告.pdfVIP

  1. 1、本文档共7页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多

8位10进制计数器实验报告

一、实验目的

学习时序逻辑电路

学会用verilog语言设计时序逻辑电路

掌握计数器的电路结构

掌握数码管动态扫描显示原理

二、实验内容

实现一个8bit十进制(BCD码)计数器

端口设置:

用拨动开关实现复位和使能

LED灯来表示8位数据

用数码管显示16进制的八位数据

1.复位时计数值为8h0‘

2.复位后,计数器实现累加操作,步长为1,逢9进1,,计数值达到8h99‘后,从0开始

继续计数

3.使能信号为1时正常计数,为0时暂停计数,为1时可继续计数。

4.每计数值加1

5.8位的结果显示在LED灯上,其中LED灯亮表示对应的位为1,LED灯灭表示对应的灯

为0

6.用isim进行仿真,用forever语句模拟时钟信号输入,并给变量赋值仿真initial语句。

7.用7段数码管的后两位显示16进制下8位结果。

三、实验结果

烧写结果:

拨动reset开关到1时,LED灯显示,7段数码管显示“90”。

之后拨动WE开关呢,开始计数,LED开始变化并且7段数码管开始计数。从99后到

达00,LED重新开始从开始亮,且数码管重新从00开始计数。

之后拨动WE开关,暂停计数,LED暂停亮灭,七段数码管暂停变化,WE拨回1,继

续计数。

拨动复位信号时,无视WE信号,直接复位。

仿真结果:

当输入reset信号时波形变化如下

当达到一个扫描信号的周期时的波形如下

当达到一个以上计数信号的周期时的波形

实验分析:

实验总体结构和模块间关系如图所示:(其中还需要补上使能信号)

实验原理:

由于要求实现数码管和LED灯的显示,先考虑LED灯,可以直接由8位输出信号

控制,而数码管需要同时显示两个不同的数字,需要时分复用,即快速的交替显示十位

和个位,利用人眼的视觉暂留来达到同时显示。这样就需要两种不同的频率信号。一种

是每一次,作为计数信号,用脉冲生成器生成,另一种是1ms一次的扫描信号,用降

频器生成,将计数信号输入计数器来计数,并将计数的值和扫描信号同时输入扫描显示

模块。在扫描显示模块里用一个变量值在0和1间交替来指导选择信号选择数码管的

不位数。交替的条件是收到扫描信号。7段数码管和LED灯都与计数值的变量相连即可

实现。

实现细节

1.首先写一个脉冲生成器(),每输出一次计数脉冲cnt

2.写一个计数器()设置一个8位计数变量,分成两个4位变量dnum(十位)和

num(个位)。如果接受到rst信号,则将计数变量置成x90.否则每次接受到计数

信号,将计数变量的值增1,(同时考虑进位和回到x00的情况)

3.写一个扫描信号生成器(),每1ms生成一次扫描信号

4.写一个显示器(),设置对数码管位数的4位选择信号sel和led灯的控制变量dnum

(高4位)和num(低四位)。设置seg作为7段数码管的控制变量。设置一个中

间变量a(初值0),如果接受到scan信号,将a0变1或1变0.如果a为0,sel

为x1101,显示数码管十位,如果a为1,sel为x1110,显示数码管个位。

5.以上各个模块均由时钟信号控制。

6.写一个top模块综合以上模块。

附录(源代码):

模块:

modulediv(

inputclk,

inputrst,

outputregcnt

);

reg[25:0]cnt_div;

always@(posedgeclkorposedgerst)

begin

if(rst)

文档评论(0)

151****6426 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档