网站大量收购闲置独家精品文档,联系QQ:2885784924

数字逻辑专题实验-实验报告.pdfVIP

  1. 1、本文档共11页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多

数字逻辑电路专题实验报告

——多功能数字钟设计

目录

一.实验目的3

二.设计项目实现的目标3

三.系统设计方案3

1.系统功能模块示意图:3

2.功能模块说明:3

总控电路3

四.测试结果及分析8

五.项目总结10

六.结束语10

七.参考书11

一.实验目的

1.学会综合运用组合逻辑、时序逻辑设计数字系统电路的方法

2.学会使用EDA软件(Quartus)设计调试电路的方法

3.掌握FPGA(可编程逻辑器件)技术的层次化电路设计

二.设计项目实现的目标

设计一个数字式电子时钟。能够显示时、分、秒,其中小时采用24时计时法,

能够整点报时,报时时,按照12时计时法报时,闹钟响的次数与时间相同,电子

钟与秒表的显示均由LED七段数码管显示。系统可以手动调节时间。

三.系统设计方案

1.系统功能模块示意图:

计秒模块

控制电报时

计分模块

路模块模块

计小时模块

可将系统电路划分为三个模块:控制电路模块、计时模块及报时模块。而计时模

块又分为计秒模块、计分模块及计小时模块。

2.功能模块说明:

总控电路

模块功能:

(1)60进制BCD码计数器counter60

电路原理图如下所示:

en0

17

enout

OUTPUT

AND3

AND3

9

en01T

文档评论(0)

180****7545 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档