网站大量收购闲置独家精品文档,联系QQ:2885784924

《机电一体化技术 》课件_第5章.ppt

  1. 1、本文档共295页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多

图5-50ADC0808/0809的原理框图2.ADC0808/0809的外引脚功能

ADC0808/0809的管脚排列如图5-51所示,其主要管脚的功能如下:

IN0~IN7——8个模拟量输入端。

START——启动A/D转换器,当START为高电平时,开始A/D转换。

EOC——转换结束信号。当A/D转换完毕之后,发出一个正脉冲,表示A/D转换结束。

此信号可作为A/D转换是否结束的检测信号或中断申请信号。

OE——输出允许信号。如果此信号被选中,则允许从A/D转换器的锁存器中读取数字量。

CLOCK——时钟信号。图5-43DAC0832与有8位数据总线的微机的连接图其二,在需要同步进行D/A转换的多路DAC系统中,采用双缓冲方式,可以在不同的时刻把要转换的数据分别打入各DAC的输入寄存器,然后由一个转换命令同时启动多个DAC的转换。

图5-44是一个用3片DAC0832构成的3路DAC系统。图中,和接CPU的写信号WR,3个DAC的引脚各由一个片选信号控制,3个信号连在一起,接到第4个片选信号上。ILE可以根据需要来控制,一般接高电平,保持选通状态。它也可以由CPU形成的一个禁止信号来控制,该信号为低电平时,禁止将数据写入DAC寄存器。这样,可在禁止信号为高电平时,先用3条输出指令选择3个端口,分别将数据写入各DAC的输入寄存器,当数据准备就绪后,再执行一次写操作,使变低,同时选通3个D/A的DAC寄存器,实现同步转换。图5-44用DAC0832构成的3路DAC系统DAC0832可具有单极性或双极性输出。

(1)单极性输出电路。单极性输出电路如图5-45所示。D/A芯片输出电流i经输出电路转换成单极性的电压输出。图5-45(a)为反相输出电路,其输出电压为

UOUT=-iR(5-8)

图5-45(b)是同相输出电路,其输出电压为

UOUT=iR(5-9)图5-45单极性输出电路(a)反相输出;(b)同相输出(2)双极性输出。在某些微机控制系统中,要求D/A的输出电压是双极性的,例如要求输出-5~+5V电压。在这种情况下,D/A的输出电路要作相应的变化。图5-46就是DAC0832双极性输出电路实例。图中,D/A的输出经运算放大器A1和A2放大和偏移以后,在运算放大器A2的输出端就可得到双极性的-5~+5V的输出电压。这里,UREF为A2提供了一个偏移电流,且UREF的极性选择应使偏移电流方向与A1输出的电流方向相反。再选择R4=R3=2R2,以使偏移电流恰好为A1输出电流的1/2,从而使A2的输出特性在A1的输出特性基础上上移1/2的动态范围。由电路各参数计算可得最后的输出电压表达式为

UOUT=-2U1-UREF

设U1为0~-5V,选取UREF为+5V,则UOUT=(0~10)V-5V=-5~+5V。图5-46双极性输出电路5.5.412位D/A转换器DAC1210

1.DAC1210的主要性能及特点

DAC1210(与DAC1208、DAC1209是一个系列)是双列直插式24引脚集成电路芯片。

输入数据为12位二进制数字;分辨率为12位;电流建立时间为1μs;供电电源为+5~+15V(单电源供电);基准电压UREF范围为-10~+10V。

DAC1210的特点是:线性规范只有零位和满量程调节;可与所有的通用微处理机直接接口;单缓冲、双缓冲或直通数字数据输入;与TTL逻辑电平兼容;全四象限相乘输出。2.DAC1210的引脚说明

DAC1210的原理框图及引脚图如图5-47所示。各引脚的定义如下:

——片选(低电平有效)。

——写入1(低电平有效),用于将数据位(D1)送到输入锁存器。

当为高电平时,输入锁存器中的数据被锁存。12位输入锁存器分成两个锁存器,一个存放高8位的数据,而

另一个存放低4位的数据。BYTE1/控制脚为高电平时选择两个锁存器,处于低电平时则改写4位输入锁存器。图5-47DAC1210的原理框图及引脚图BYTE1/——字节顺序控制。当此控制端为高电平时,输入锁存器中的12个

文档评论(0)

酱酱 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档