网站大量收购闲置独家精品文档,联系QQ:2885784924

基于FPGA的自主可控SOC设计 课件 第七讲 SoC系统测试与分析.ppt

基于FPGA的自主可控SOC设计 课件 第七讲 SoC系统测试与分析.ppt

  1. 1、本文档共28页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多

***处理器比如ARM,DSP,MCU等**每个阶段软件和硬件都进行协同仿真验证,提高系统的可靠性*C语言无法反映电路模块的时序关系*******每个神经元i都有一个阈值,它可处于两个可能的状态之一,即1或0。为神经元i和神经元j的结合权值,DHNN模型的条件是对称连接,即=。用(t)表示神经元i在t时刻的状态。***TCK的工作频率依芯片的不同而不同,但其通常工作在10-100MHz(每位10-100ns)。TCK、TDI、TMS引脚上需要接一个10K的上拉电阻,而TRST需要接一个10K的下拉电阻。TI的部分DSP芯片的JTAG接口的这些管脚已经内部集成上拉或者下拉电阻,因此不需要外接。有的JTAG口含有TRST(或叫JRST)和SRST两个复位管脚,其中TRST接在芯片JTAG口的TRST管脚,用于对待测系统的JTAG逻辑复位;SRST接在芯片RST管脚,用于对整个系统进行复位。*西安电子科技大学西安电子科技大学西安电子科技大学第七讲SOC系统测试与分析SoC系统验证方法SoC系统测试原理及方法7.1SoC系统验证方法 在系统芯片的设计过程中,系统规约确定之后进行系统级设计。首先对系统行为进行建模,根据功能规范要求对行为模型进行验证;然后将行为模型映射到由芯核和功能块组成的架构之上。目的就是去验证该架构的功能和性能。7.1SoC系统验证方法在功能设计和架构映射之后,都需要进行验证,分别是功能验证和性能验证。功能验证: 目的是检查行为设计是否满足功能需求。性能验证: 目的是检查所选出的架构是在满足功能需求之外是否能满足性能需求。7.1SoC系统验证方法在整个验证过程中,都将使用测试平台来检验设计对象的功能,系统级测试平台是整个验证过程的一个关键。7.1SoC系统验证方法从系统规约中提取出一项功能要求,并定义出检验其功能的具体测试,重复进行,直至为每一项功能都建立了测试。7.1SoC系统验证方法在实际中对SoC进行验证时,由于它是由多个功能块组成,可以将SoC的整个系统级测试平台运用于系统芯片的每一个子模块(功能块),实现对每个功能块的细节进行验证。SOC系统验证方法包括模块/IP核级验证软硬件协同仿真验证FPGA验证功能验证ABCD提交性能验证E多选题1分7.1SoC系统验证方法对SoC功能块的细节进行验证时,可以采用如下多种方法:硬件建模、接口验证、软/硬件协同验证、随机测试、基于应用程序的验证、门级验证等。硬件建模为了达到足够高的无故障率,需要运行大量的应用程序来进行测试。对于规模较小的设计,可以使用单个FPGA对整个芯片进行建模对于规模较大的设计,可以使用多个FPGA进行建模,配合专门开发的软件,构建硬件仿真器7.1.1硬件仿真器硬件仿真器提供了对可重配置逻辑、可编程互连、大容量逻辑以及特殊存储器和处理器的支持。对SoC的设计,若要使用硬件仿真,就需要提供适合于硬件仿真器的各种模型,如微处理器、存储器、总线功能模型、监控器、时序产生器等。这些模型的建立应该在SoC设计阶段的早期就开始进行,可以与芯核的提供商一起来共同解决。7.1.2协同验证与仿真在设计阶段的早期建立协同验证环境,进行软件/硬件协同验证。使用协同验证可以达到如下目标:让电路工程师们能够同时设计、开发和调试软件和硬件,同时在系统集成和制造芯片之前将设计错误去除。7.1.3协同验证与仿真7.1.3协同验证与仿真从理论上讲,在协同仿真中,硬件可以用C/C++建模,整个系统可以像单个C/C++程序一样执行。实际上,对硬件的实现,仍是采用HDL/RTL描述。因此,协同仿真需要一个或多个HDL仿真器和一个C/C++平台(编译器、装入程序、链接器和计算机操作系统的其他部分)。7.1.4硬件仿真在协同仿真中,包括HDL仿真器和软件仿真器在内的两个或多个仿真器需要互相链接,因此不同仿真器之间的通信是关键问题,可以采用主/从模式、分布式模式两种方案。7.1.5系统级时序验证时序验证是用来检查设计对象是否满足预期的时序要求。对所设计电路中的每一个存储单元和锁存器都存在需要满足的时序要求,如建立时间、保持时间、延迟时间等。时序分析有动态分析和静态分析两种类型。动态时序分析使用仿真向量去验证;对于给定的输入,电路的输出结果是否符合时序的规定。静态时序分析检查电路中的所有时序路径7.1.6物理验证物理设计是在逻辑设计或电路设计之后实现物理版图的过程。物理版图是由各层次的版图编辑而成,形成晶体管和其他器件相互间的连线。物理验证是物理设计的一个重要环节。7.1.

您可能关注的文档

文档评论(0)

lai + 关注
实名认证
内容提供者

精品资料

版权声明书
用户编号:7040145050000060

1亿VIP精品文档

相关文档