- 1、本文档共17页,可阅读全部内容。
- 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
附录四GW48型EDA实验开发系统使用说明
实验电路信号符号图说明
结合附图4-1,以下对实验电路结构图中出现的信号符号功能作出一些说明:
(1〕附图4-1a是16进制7段全译码器,它有7位输出,分别接7段数码管的7个显示输入端:a、b、c、d、e、f和g;它的输入端为D、C、B、A,D为最高位,A为最低位。例如,假设所标输入的口线为PIO19~
(2〕附图4-1b是上下电平发生器,每按键一次,输出电平由高到低、或由低到高变化一次,且输出为高电平时,所按键对应的发光管变亮,反之不亮。
(3〕附图4-1c是16进制码〔8421码〕发生器,由对应的键控制输出4位2进制构成的1位16进制码,数的范围是0000~1111,即^H0至^HF
(4〕直接与7段数码管相连的连接方式的设置是为了便于对7段显示译码器的设计学习。以图NO.2为例,如图所标“PIO46-PIO40接g、f、e、d、c、b、a”表示PIO46、PIO45..PIO40分别与数码管的7段输入g、f、e、d、c、b、a相接。
(5〕附图4-1d是单次脉冲发生器。每按一次键,输出一个脉冲,与此键对应的发光管也会闪亮一次,时间20ms。
〔6〕附图4-1e是琴键式信号发生器,当按下键时,输出为高电平,对应的发光管发亮;当松开键时,输出为低电平,此键的功能可用于手动控制脉冲的宽度。具有琴键式信号发生器的实验结构图是NO.3。
附图4-1实验电路信号符号图
各实验电路结构图特点与适用范围简述
〔1〕结构图NO.0:目标芯片的PIO19至PIO44共8组4位2进制码输出,经外部的7段译码器可显示于实验系统上的8个数码管。键1和键2可分别输出2个四位2进制码。一方面这四位码输入目标芯片的PIO11~PIO8和PIO15~PIO12,另一方面,可以观察发光管D1至D8来了解输入的数值。例如,当键1控制输入PIO11~PIO8的数为^HA时,那么发光管D4和D2亮,D3和D1灭。电路的键8至键3分别控制一个上下电平信号发生器向目标芯片的PIO7至PIO2输入高电平或低电平,扬声器接在“SPEAKER”上,具体接在哪一引脚要看目标芯片的类型,如目标芯片为EP1K30TC144-3,那么扬声器接在“99”引脚上。
(2)结构图NO.1:适用于作加法器、减法器、比拟器或乘法器等。例如,加法器设计,可利用键4和键3输入8位加数;键2和键1输入8位被加数,输入的加数和被加数将显示于该键对应的数码管4~1,相加的和显示于数码管6和5;可令键8控制此加法器的最低位进位。
(3)结构图NO.2:可用于作VGA视频接口逻辑设计,或使用数码管8至数码管5共4个数码管作7段显示译码方面的实验;而数码管4至数码管1,4个数码管可作译码后显示,键1和键2可输入上下电平。
(4)结构图NO.3:特点是有8个琴键式键控发生器,可用于设计八音琴等电路系统。也可以产生时间长度可控的单次脉冲。该电路结构同结构图NO.0一样,有8个译码输出显示的数码管,以显示目标芯片的32位输出信号,且8个发光管也能显示目标器件的8位输出信号。
(5〕结构图NO.4:适合于设计移位存放器、环形计数器等。电路特点是,当在所设计的逻辑中有串行2进制数从PIO10输出时,假设利用键7作为串行输出时钟信号,那么PIO10的串行输出数码可以在发光管D8至D1上逐位显示出来,这能很直观地看到串出的数值。
(6)结构图NO.5:此电路结构比拟复杂,有较强的功能,主要用于目标器件与外界电路的接口设计实验。该电路主要含以9大模块:
=1\*GB3①普通内部逻辑设计模块。在图的左下角。此模块与以上几个电路使用方法相同,例如同结构图NO.3的唯一区别是8个键控信号不再是琴键式电平输出,而是上下电平方式向目标芯片输入〔即乒乓开关〕。此电路结构可完成许多常规的实验工程。
=2\*GB3②RAM/ROM接口。在图左上角,此接口对应于主板上,有一个32脚的DIP座,在上面可以插大局部流行的RAM或ROM器件。例如:
RAM:628128〔32PIN〕、62256〔28PIN〕、6264〔28PIN〕等;
ROM:2764、27128、27256、27512、27C010、27C020、27C040、27C080;
28C64、28C256、29C010、29C020、29C040等。
此32脚座的各引脚与目标器件的连接方式示于图上,是用标准引脚名标注的,如PIO48〔第1脚〕、PIO10〔第2脚〕等等。注意,与此座相接的还有2个跳线座,具体使用方法参看第四章第五节。
对于不同的RAM或ROM,其各引脚的功能定义不尽一致,即不一定兼容,
文档评论(0)