网站大量收购闲置独家精品文档,联系QQ:2885784924

verilog语言代码设计规范.docVIP

  1. 1、本文档共56页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多

可编辑

可编辑

精品

精品

可编辑

精品

verilog语言代码设计规范

2011年12月

可编辑

可编辑

精品

精品

可编辑

精品

目录

TOC\o1-3\h\z一、规范适用范围 4

1.1项目适用范围 4

1.2人员适用范围 4

1.3编码设计的成果形式 4

二、代码书写规范 5

2.1模块说明书写规范 5

2.1模块注释书写规范 5

2.3变量名称书写规范 6

2.4代码结构书写规范 7

三、使用verilog语言的语法范围 8

3.1设计RTL代码的语法范围 8

3.2设计仿真代码的语法范围 10

四、使用verilog语言的结构范围 11

4.1系统设计文件的形式与使用方法 11

4.2模块结构划分的标准 12

4.3组合逻辑的代码风格 13

4.4时序逻辑的代码风格 21

4.5仿真代码的代码风格 27

五、使用受限范围内的语法或结构要进行的申请过程 32

5.1受限的语法与结构 32

5.2批准使用的程序 32

可编辑

可编辑

精品

精品

可编辑

精品

二、代码书写规范

2.1模块说明书写规范

在开始子模块设计时,必须对子模块的基本信息给予说明。说明的位置一般在设计的开头,使用注释的形式用(/**/)说明该设计的作者、编写日期、版本号、在系统中的层次位置、基本功能描述等。其形式如下所示:

/********************************************************

/********************************************************

*author:abc*

*date:2005-5-12*

*version:1.0*

*hiberarchy:mcu-alu-adder*

*describe:16bitadder*

********************************************************/

说明的内容要简洁清晰。使用/**/对将说明部分括起来是为了与普通注释相区别。

2.1模块注释书写规范

注释对项目团队关于设计的交流至关重要,好的设计总是会在恰当的地方对语句或变量予以说明,没有注释的设计不是真正的工业级设计,通篇的注释同没有注释一样糟糕,会将代码淹没在无用的注释之中。这一节给出书写注释的规范。

如果设计中出现了一个新的变量,那么必须对这个新变量给予注释,对变量的注释应该放在变量的定义之前,注释应该说明变量的物理意义或作用。其形式如下:

可编辑

可编辑

精品

精品

可编辑

精品

………

………

//inputport

//clearresetsingalofsystem

//Accontrolsingalofaccumulation

inputclear,Ac;

………

如果设计中的某块结构属于作者的创新或设计中很关键的部分,作者应该对这种结构的物理含义予以简要说明。注释在语句或结构的前一行开始写如:

………

………

//wallacetreemultiplication

………

2.3变量名称书写规范

verilog语言规定了各种类型的标志符的格式,作为规范我们对用户自定义的各种变量的命名方法及书写格式加以约束。变量一般指模块(或设计)名、端口名、连线名、参照名、单元名以及内部寄存器名。首先变量名必须能表达实际的物理意义,如果需要几个单词来表示,那么单词之间用一个“_”分隔。变量名不宜过长,一般不要超过16个字符否则书写的效率会下降,因此变量名应该尽量使用单词的缩略写法,完整的含义应在注释中给予说明。我们规定常量参数一律使用大写字母表示,变量的名称一律用小写字母a~z、数字0~9或下划线_表示,变量首字符一律用字母。模块名(或设计名)应该与文件名一致,一个文件只应包含一个模块。它是模块功能的缩略表达。端口名应与该端口实际的物理意义相一致。连线是对内部单元(实例)引脚间进行连接的物理线或是对组合逻辑输出端口、组合逻辑单元输出端进行赋值运算的输入线。连线名应该有确定的连接对象或是有确定的信号物理意义,所以针对单元引脚连接的连线它的名称应该

文档评论(0)

movie + 关注
实名认证
文档贡献者

喜欢分享的作者

1亿VIP精品文档

相关文档