网站大量收购独家精品文档,联系QQ:2885784924

可编程串行接口芯片专业知识讲座.pptxVIP

  1. 1、本文档共82页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多

第6章 可编程串行接口芯片16550;6.1串行接口系统概述;6.1串行接口系统概述;6.1.1串行I/O接口;一、串行接口基本功效;功效1实现串行和并行数据格式之间转换。;二、串行接口基本结构;串行接口基本结构以下:;⑷输入缓冲存放器:它从输入移位存放器中接收并行数据,然后由CPU取走。;三、串行接口工作过程;有效数据由CPU写入接口中输出缓冲存放器,再送到输出移位存放器。

同时将状态存放器中“发送准备好”位置“1”,并发出中止请求信号(用中止方式时),表示接口能够接收CPU写入下一个有效数据。

在输出移位存放器中。由发送控制逻辑对有效数据进行“包装”,即加上起始位、奇偶校验位和停顿位。

经包装后数据由输出移位存放器按选定传输率逐位移出,变成串行数据发送到串行输出线上去。;接收控制电路不停地监视串行数据输入线上电平,一旦出现连续一个位周期低电平(异步方式下),则开始采样有效数据位,并使数据进入输入移位存放器。

采样重复进行,直至采样到停顿位。

接收控制逻辑对接收数据进行格式检验,若不正确,则将状态存放器中对应位置“1”;若正确,则将有效数据位并行传送到输入缓冲器。

然后,将状态存放器中“接收数据准备好”位置“1”;若接口处于中止允许状态,则还向CPU发出中止请求信号。CPU能够经过查询或中止方式读取输入缓冲存放器中有效数据。;9.1串行接口系统概述;6.1.2串行通信基础;2.发送/接收时钟(Txc/Rxc);2.发送/接收时钟(Txc/Rxc);二、串行通信连接方式;三、信号调制和解调;四、串行通信检错和纠错;奇偶校验基本原理;有效信息位是1011101,采取偶校验,则附加校验位是1。最终得到信息2.方阵码校验;3.CRC校验;

;

;

;比如ASCII字符‘A’,二进制是01000001(8位),它们在起始位和2位停顿位之间传送,并使用了1位奇偶校验位。;2、串行异步通信时数据接收;2、串行异步通信时数据接收;3、串行异步通信特点;例题:

异步传输7位ASCII码,假如需要数据传输速率为240字符/秒,使用1位奇偶校验位和1位停顿位,则:

1)波特率应该是多少?

2)有效数据位传输位是多少?

3)传输效率是多少?;1、??行同时通信特点;三、串行同时通信协议;2、同时通信协议概述;6.1.4RS-232C串行通信标准;RS-232C串行通信标准定义说明:;1.电气特征;1.电气特征;2.连接器机械特征;DB-9;3.RS-232C接口信号;(1) 联络控制信号线;RTS:请求发送

当数据终端设备准备好送出数据时,就发出有效RTS信号,用于通知数据通信设备准备接收数据

CTS:去除发送(允许发送)(请求响应)

当数据通信设备已准备好接收数据终端设备传送数据时,发出CTS有效信号来响应RTS信号

RTS和CTS是数据终端设备与数据通信设备间一对用于数据发送联络信号(握手信号);;;PG:保护地(机壳地)

起屏蔽保护作用接地端,普通应参考设备使用要求,连接到设备外壳或大地

TxC:发送器时钟

控制数据终端发送串行数据时钟信号

RxC:接收器时钟

控制数据终端接收串行数据时钟信号;

;;1.零Modem最简连线(3线制);2.零Modem标准连接;6.2可编程串行接口芯片16550;9.2可编程串行口控制器8250;;16550引脚介绍

数据信号D7---D0:8根数据线和CPU数据总线连接。

与地址相关信号:CS0、CS1、!CS2、!ADS。当CS0=CS1=1、!CS2=0时,16550可被CPU访问,并由A2---A0选择要访问存放器。地址选通信号!ADS为低电平时,锁存三个片选信号以及A2---A0输入状态。

读写控制信号。16550有两对读写控制信号,两对信号功效完全相同,只不过是信号电平不一样而已。RD、WR为高电平有效,!RD、!WR为低电平有效。;中止控制和复位信号。16550含有中止控制和中止优先级处理能力,INTR引脚产生高电平有效地中止请求信号。PC中,使用OUT2来控制中止请求信号INTR输出,而OUT1没有使用。MR是复位信号,通常与系统RESET信号连接,在系统复位时对16550复位。

时钟信号。XIN和XOUT是16550主时钟引脚,晶体振荡器可连接在它们二者之间,或者XIN与外部时钟源连接。BAUDOUT输出是由发送器波特率发生器产生时钟信号,它常与RCLK输入连接,产生与发送器相等接收器时钟。;与通信设备连接信号。请求发送RTS、允许发送CTS、数据终端准备好DTR、数据装置准备好DSR、振铃RI、载波检测DCD、串行数据信号RxD和TxD。这些信号经过EIA驱动器驱动后与9脚D型连接器相

您可能关注的文档

文档评论(0)

199****0723 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档