- 1、本文档共10页,可阅读全部内容。
- 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
?从8086到Pentium处理器:?在计算机领域,遵守“产品过时,技术不过时”Intel8086802868038680486Pentium….叠加功能
第一节Intel8086内部组成结构主要功能模块执行部件EU指令译码器运算器ALU通用寄存器和标志位寄存器控制逻辑第二章Intel系列处理器
第二章Intel系列处理器—8086/8088总线接口部件BIU1段寄存器地址形成逻辑总线控制逻辑及总线驱动器指令队列指令指针2寄存器3AXBXCXDX4通用寄存器5AHALBHBLCHCLDHDL6
SP堆栈指针BP基地址变址寄存器SI源变址寄存器DI目的变址寄存器2、指针及变址寄存器CS代码段基地址寄存器DS数据段基地址寄存器SS堆栈段基地址寄存器ES附加段基地址寄存器3、段寄存器IP指令指针FR标志位寄存器4、专用寄存器第二章Intel系列处理器—8086/8088
二、存储器的结构1、数据存放的格式对一个16位的操作数,存放方式是:存放在两个连续存储单元,低字节存放在偶数地址单元,高字节存放在奇数地址单元。按上述格式存放,存/取一个16位的数据只需一个总线周期,否则,需要两个总线周期。如下图所示:8086用A0?0选择偶存储体,用选择奇存储体,BHE第二章Intel系列处理器—8086/8088
奇存储体偶存储体A0D15~D8D7~D0BHEBHEA0操作00011011同时访问奇偶存储体访问偶存储体访问奇存储体无效若不按照上述格式存放数据,则访问一个16位的字,需要2个访存周期。第二章Intel系列处理器—8086/8088
例:MOV(2013H),AX;将AX的16位数据存入2013H开始的单元。指令执行时,A0?1,AX7~0存入地址2013H单元(一个总线周期),然后地址自动加1(此时A0=0),将AX15~8存入2014H单元(再一个总线周期)。2、存储器分段以及地址的形成将存储器逻辑上划分为每64K为一个段段基地址?16+段内偏移量(物理地址)实际访问单元地址=左移4位
段寄存器150偏移量15016位基地址000019020位的物理地址外部地址总线+…基地址偏移量一个段
三、8086的中断系统(一)中断源INTR屏蔽中断NMI非屏蔽中断1、外部中断2、内部中断处理器运行过程中,由于其内部某种异常或错误而在内部自动产生的,比如:?除法出错中断:如商大于目标寄存器所能表示的范围;?单步中断;?断点中断;?溢出中断等;
原理上:中断请求信号INTR→处理器→中断响应周期→处理器取得中断向量→将中断向量转换为中断服务器程序地址→程序计数器→中断服务器程序。对8086处理器:处理器将中断向量码乘4,以此作为地址查找中断向量表,服务程序首地址放在该向量表中(中断向量表共1024字节)。如下图所示:(二)转入中断服务程序
基地址偏移量基地址偏移量........00~0304~071型中断0型中断
四、8086的引脚及功能当Ready=对读操作,指示要读入的数据已稳定的出现数据总线上;对写操作,数据已稳定写入数据未准备好021、数据和地址引脚?AD0~AD15(T1为地址建立时间,T2、T3、T4是数据建立时间)?A19~A162、控制及状态引脚?Ready:数据准备好(对CPU是输入信号)01
从时序上看(以读周期为例):DataCPU采样数据不需要插入等待周期的情况:AD15~AD0T1T3CLKT2ReadyT4地址
(2)需要插入等待周期的情况:T1T2T3DataCPU采样数据ReadyTW地址AD15~AD0CLKT4Ready的产生:8086处理器Ready信号发生器CLKM/IOR/WReady…
(输出信号):?M/IOM/IO访问(读写)存储器0访问(读写)I/O端口控制存储器和I/O设备的读写—M/IO的应用原理图EN地址译码器M/IO译码器EN地址存储芯片1存储芯片i....CSCS....端口选择信号
方向控制
文档评论(0)